新思宣布,其用于台积电7纳米制程技术的DesignWare逻辑库、嵌入式存储器、界面和类比IP已获得超过250个设计的选用(design wins),目前已经有近30家半导体厂商选择了新思7纳米DesignWare IP解决方案,为行动、云端运算及汽车等各式应用提供高效能、低功耗的系统芯片(SoCs),由于达成多项客户硅晶设计成功,DesignWare IP获得广泛的采用,也因此设计人员在整合IP时能更具信心,并大幅降低SoC整合的风险。
所谓的design wins是指厂商和客户一起研发客户端所需的IC,研发成功就能生意投入生产,其就称为design win。
台积电设计建构管理处资深处长Suk Lee表示,台积电与新思就多项制程进行密切合作,凸显了双方致力于为设计人员提供IP,以协助其解决关键设计的挑战,并快速进入量产。作为台积公司生态系统的资深伙伴,新思科技一直走在IP解决方案的前端。新思科技提供的应用于台积公司领先业界的7纳米制程技术的IP解决方案,能满足AI、汽车与云端运算等应用领域的SoC部署对于效能、功耗和芯片面积的要求。
新思IP营销副总裁John Koeter指出,为了满足当前AI工作量(AI workloads)、影片流量以及云端和边缘信息密集运作的需求,设计人员仰赖新思在最先进的高效能FinFET制程中,提供经过验证的IP解决方案。用于台积电7纳米制程、通过硅晶验证的DesignWare获得广大客户采用而取得广泛验证,能让设计人员以更少的风险推出差异化产品,加快上市时程。
目前应用于台积电7纳米与7纳米Plus制程的DesignWare IP组合已经上市。